內嵌處理器核心FPGA襄助 SoC原型製作輕鬆達陣

2013 年 09 月 30 日
對於使用安謀國際(ARM)處理器的系統單晶片(SoC)設計者而言,在原型製作的階段經常會面臨如何整合處理器的問題。本文以賽靈思(Xilinx)的Zynq為例,說明如何應用內嵌安謀國際核心的現場可編程閘陣列(FPGA)做為安謀國際核心測試晶片,進而建構SoC原型製作平台。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

摩爾定律走調 半導體業者轉向進化論

2009 年 05 月 05 日

支援多CPU架構 SoC FPGA增強IP重用性

2012 年 04 月 05 日

邁向20奈米 Altera新SoC FPGA功耗降60%

2012 年 09 月 11 日

平行處理效能激增 SoC FPGA擴張嵌入式版圖

2013 年 04 月 06 日

矽晶片融合技術助力 FPGA打造即時嵌入式系統

2013 年 04 月 20 日

搶推先進製程方案 賽靈思/Altera擴產較勁

2013 年 05 月 19 日
前一篇
專訪NI共同創辦人Jeff Kodosky LabVIEW強化行動與開放性
下一篇
凌力爾特高壓LED控制器具短路保護功能